ppt 第 4 章,教材第 3 章

重点:锁存器和触发器、同步逻辑设计、有限状态机、时序逻辑电路时序(建立时间和保持时间)、时序电路模块、存储器阵列

引言

时序逻辑电路的输出的决定因素:

时序逻辑电路的特征:

https://s3-us-west-2.amazonaws.com/secure.notion-static.com/06cf2d1c-c95b-4141-bde4-e292c2fb9350/Untitled.png

状态:信息,解释电路未来行为。

锁存器与触发器:存储 1 比特状态的模块。

同步时序逻辑电路:由组合逻辑和触发器构成的电路。

锁存器和触发器

电路中的状态会影响电路未来的行为。

常见的电路状态存储模块:双稳态电路、SR 锁存器、D 锁存器、D 触发器。

双稳态电路

其他存储模块的基础。

特点:

https://s3-us-west-2.amazonaws.com/secure.notion-static.com/122437dd-aeb5-4fa8-9773-b570d597c514/Untitled.png

https://s3-us-west-2.amazonaws.com/secure.notion-static.com/41798525-5cc6-42a0-8068-b87a4cc638d0/Untitled.png

$Q = 0$ 时 $\overline Q = 1$,$Q = 1$ 时 $\overline Q = 0$。

SR 锁存器

双稳态电路的改进,存储 1 比特状态的双稳态模块。

特点:

https://s3-us-west-2.amazonaws.com/secure.notion-static.com/1a324be0-520c-476d-8c45-f850098e07bb/Untitled.png

S 置位(Set)、R 复位(Reset)。