ppt 第 4 章,教材第 3 章
重点:锁存器和触发器、同步逻辑设计、有限状态机、时序逻辑电路时序(建立时间和保持时间)、时序电路模块、存储器阵列
时序逻辑电路的输出的决定因素:
时序逻辑电路的特征:
状态:信息,解释电路未来行为。
锁存器与触发器:存储 1 比特状态的模块。
同步时序逻辑电路:由组合逻辑和触发器构成的电路。
电路中的状态会影响电路未来的行为。
常见的电路状态存储模块:双稳态电路、SR 锁存器、D 锁存器、D 触发器。
其他存储模块的基础。
特点:
$Q = 0$ 时 $\overline Q = 1$,$Q = 1$ 时 $\overline Q = 0$。
双稳态电路的改进,存储 1 比特状态的双稳态模块。
特点:
S 置位(Set)、R 复位(Reset)。